Tesis doctoral de Entrena Arrontes Luis Alfonso
Esta tesis se enmarca en el ambito de la sintesis logica y, mas concretamente, en la optimizacion de circuitos digitales combinacionales y secuenciales sincronos. Los metodos de optimizacion desarrollados se basan en el concepto de redundancia, dando pie a la utilizacion de algoritmos de generacion de vectores de test para la optimizacion logica. Utilizando este concepto se han desarrollado nuevos algoritmos de optimizacion mediante adicion y eliminacion iterativa de redundancias logicas. los resultados experimentales obtenidos con estos nuevos algoritmos superan los obtenidos mediante otras tecnicas y permiten la optimizacion de circuitos mas grandes y circuitos secuenciales sincronos sin ninguna restriccion en su estructura. Asimismo, estos algoritmos son aplicables tanto a la optimizacion en area como en tiempo de los circuitos digitales.
Datos académicos de la tesis doctoral «Optimizacion de circuitos digitales mediante adicion y eliminacion de redundancias logicas.«
- Título de la tesis: Optimizacion de circuitos digitales mediante adicion y eliminacion de redundancias logicas.
- Autor: Entrena Arrontes Luis Alfonso
- Universidad: Politécnica de Madrid
- Fecha de lectura de la tesis: 01/01/1995
Dirección y tribunal
- Director de la tesis
- Javier Uceda Antolin
- Tribunal
- Presidente del tribunal: Martinez Martinez Pedro Manuel
- Joan Figueras Pí mies (vocal)
- Juan Goicolea Ruigomez (vocal)
- Salvador Bracho Del Pino (vocal)
