Estudio sistematico de circuitos logico aritmeticos: multiplicadores e integradores digitales.

Tesis doctoral de Canto Diez M. Antonia

En la primera parte de la memoria se ha abordado de forma general el problema de la sintesis optima de funciones de conmutacion utilizando un tipo particular de modulos logicos universales: el multiplexor. En la 2 parte y dando asi titulo a la memoria se efectua un estudio sistematico de circuitos logicos de tipo aritmetico. Para su desarrollo se ha dividido en 5 capitulos organizados de la forma siguiente: en el 1 capitulo se efectua un analisis de las estructuras de circuitos combinacionales mediante la utilizacion de modulos logicos universales (mcu). En el capitulo 2 se abordan los problemas de sintesis de circuitos combinacionales realizados con mcu. El capitulo 3 esta dedicado a estudiar los contadores paralelos generalizados como bloque fundamental en la sintesis de circuitos aritmeticos. En el capitulo 4 se presenta la sintesis de multiplicadores binarios analizandose con especial interes los de tipo paralelo. Finalmente en el capitulo 5 se presenta un estudio sobre integradores digitales incrementales de resolucion extendida basado en la transmision de las diferencias de 2 orden.

 

Datos académicos de la tesis doctoral «Estudio sistematico de circuitos logico aritmeticos: multiplicadores e integradores digitales.«

  • Título de la tesis:  Estudio sistematico de circuitos logico aritmeticos: multiplicadores e integradores digitales.
  • Autor:  Canto Diez M. Antonia
  • Universidad:  Complutense de Madrid
  • Fecha de lectura de la tesis:  01/01/1981

 

Dirección y tribunal

  • Director de la tesis
    • Sebastián Dormido Bencomo
  • Tribunal
    • Presidente del tribunal: María no Mellado Rodriguez
    • Fernando Saez Vacas (vocal)
    • Justo Mañas Diaz (vocal)
    • Antonio Hernandez Cachero (vocal)

 

Deja un comentario

Tu dirección de correo electrónico no será publicada. Los campos obligatorios están marcados con *

Scroll al inicio